cmos PA的可行性
录入:edatop.com 阅读:
目前为止已经用cmos工艺做了两款PA,一款0.18um,一款0.13um,前仿都还可以,但画完版图后仿和前仿差的比较大,总是会有差距,测试的话性能会再差一点。
一般最后一级得电流会很大,我会采用多层走线,并且有时会同层多根线并行走,但是最后仿出来的结果还是差的比较多,有没有谁做pa比较有经验,后仿和前仿能差不多,希望能和你多多交流,一般会采用哪些方法来减少寄生参数。
一般最后一级得电流会很大,我会采用多层走线,并且有时会同层多根线并行走,但是最后仿出来的结果还是差的比较多,有没有谁做pa比较有经验,后仿和前仿能差不多,希望能和你多多交流,一般会采用哪些方法来减少寄生参数。
are you still at school ?
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:求助!candence启动问题
下一篇:差分电路里LC网络的作用

