• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 测试测量 > 示波器文献下载 > 基于ARM和CPLD的数字存储示波器的设计

基于ARM和CPLD的数字存储示波器的设计

录入:edatop.com     点击:

基于ARM和CPLD的数字存储示波器的设计

内容简介:本文对基于ARM(Advanced RISC Machine)和CPLD(Complex Programmable Logic Device)的数字存储式示渡器的设计过程进行了介绍.主要对系统的硬件和软件设计部分进行了分析.硬件设计部分首先给出了系统框图,然后对各个组成模块进行了介绍.并给出了各模块所使用的主要元器件.软件设计部分首先对基于?C/OS-Ⅱ的嵌入式操作系统进行了介绍.?C/OS-Ⅱ是一种源码公开、可移植、可固化、可裁减、可剥夺的操作系统内核.软件设计部分的另一个工作是对CPLD进行编程.本文所介绍的数字存储式示波器可用于电子设计、电子维修和教育等行业.

作者:叶小岭, 王永恒, 王军强,

关键词:ARM, CPLD, 示波器

上一篇:用数字存储示波器测量RC串联电路相频特性
下一篇:基于FPGA的手持式数字存储示波器峰值采样技术

微波射频测量操作培训课程详情>>

  网站地图