PLL锁定频率跑了!
录入:edatop.com 阅读:
请问:
参考频率Fin=25MHZ
输出频率FOUT=500MHZ
控制电压和频率几乎不变,应该锁定了.
,但PLL锁定频率不在所需要的工作频率(500MHZ)
而在600多MHZ,分频器分频输出没有错,反馈到PFD的比较输入为30多MHZ,
为什么会这样?请指教.
参考频率Fin=25MHZ
输出频率FOUT=500MHZ
控制电压和频率几乎不变,应该锁定了.
,但PLL锁定频率不在所需要的工作频率(500MHZ)
而在600多MHZ,分频器分频输出没有错,反馈到PFD的比较输入为30多MHZ,
为什么会这样?请指教.
输入输出频率不相等 肯定没有锁定 你的PFD+CP 工作没有?
你的PFD模块肯定不对。
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:关于pll的带宽
下一篇:为何实测的芯片电流(功耗)与仿真的不一样

