首页 > 微波/射频 > RFIC设计学习交流 > 一般芯片的时钟都用PLL?

一般芯片的时钟都用PLL?

录入:edatop.com    阅读:
是不是一般的芯片上的时钟都是由PLL产生的?
比如说要200MHz-300MHz的时钟
晶振有没有这么高的频率?
是不是一般用个10MHz左右的晶振做20倍频得到的?
还有如果是低频的锁相应用,比如16KHz要锁到11MHz
是不是频率约低,环路滤波的电容就约大,只能外接电容了(nF数量级)
有没有做过这方面的高手指点一二啊

超过100M的晶振确实较少,一般都是使用PLL产生。
   环路的截止频率Ko,即其开环增益为零时的频率点,一般小于等于0.1的Fref。Fref为参考时钟。
同时,滤波电容大小直接取决于其截止频率。所以参考时钟越小,所需要的环路滤波电容越大。

谢谢高人指点!
今天很高兴啊,
做了一个星期的PLL,终于仿真OK了
16K到11M(675倍频)
可以稳定工作了,但是环路滤波电容太大(2nF)
要想想办法,怎么才能全集成

晶振就可以到10几M

thanks for your information.....thanks.....

环路滤波器的大小和参考时钟没有必然的关系,和你环路参数有关。减小电荷泵电流或减小VCO的调谐增益都可以减小环路电容的大小,代价是环路电阻变大(噪声变坏)

時鐘的快慢是跟負載cl有關,電路板上的cl太大,很難有那麼快的時鐘。只能做在晶片內。

PLL环路带宽不能高于十分之一的参考频率,对于Integer N PLL 而言,这点就限制了你所需要用到的器件,所以你的电容肯定只能用大的,只能片外集成。
当然,如果你会做digital PLL,另当别论。

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:两个VerilogA模块之间连接的错误
下一篇:支持MPW的流片厂商

射频和天线工程师培训课程详情>>

  网站地图