有一25MHz的晶振时钟,如何获得8相500Mhz时钟
录入:edatop.com 阅读:
有一25MHz的晶振时钟,如何获得8相500Mhz时钟?
用PLL+DLL的方法,是否现实,其8相时钟精度难以保证吧,请教同学们给出一个方向,谢谢!
用PLL+DLL的方法,是否现实,其8相时钟精度难以保证吧,请教同学们给出一个方向,谢谢!
这个很容易咯, PLL就可以了
4 stage ring oscillator output 8 phase clk
nod
NOD.。
要求是8相时钟相差360/8的相位关系,用4 stage ring oscillator output 8 phase clk可行吗?
你先拿4 stage搭起来跑仿真看看,频率先给的低一些,看功能对不对,
对的话,再调参数把频率提高。
多谢啊
理论上可以的。
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:analog design博士应届生的工资今年大概是多少?
下一篇:谁帮忙推荐关于power on reset的电路

