首页 > 微波/射频 > RFIC设计学习交流 > 如果让S有电流流向B是不是很容易引起latch up啊?

如果让S有电流流向B是不是很容易引起latch up啊?

录入:edatop.com    阅读:
如果我设计上不消除这个电流,单是靠版图(比如多加guard ring)是不是可以解决?电流不是很大,几十nA
先谢谢啦!

这个不好说,看触发电流引起流到衬底的电流大小,你的guard ring 吸收能力,附近有没有容易闩锁的结构。

几十nA不会引起latchup
但是为什么会有Isb呢

因为开关电容,然后一边电压一顶,把另一边顶到vss以下了。这是我意料之外的,所以来问一下

这个不光看电流,要看这个Vsb是否足以打开NPN,如果只是几十nA,应该还好。


谢谢!可是这个怎么评估呢?仿又仿不出来



    你可以通过估算当有大信号时瞬间的电流多大,然后layout里面的parasitic resistance多大,从而可以算出大信号时,某点是否会因此冲很高,从而打开BJT的PN结.

这么小电流没问题的

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:小数PLL的分频问题。
下一篇:大侠帮忙看看这个电路功能?

射频和天线工程师培训课程详情>>

  网站地图