首页 > 微波/射频 > RFIC设计学习交流 > 迟滞比较器的HSPICE仿真的收敛问题

迟滞比较器的HSPICE仿真的收敛问题

录入:edatop.com    阅读:
做了个迟滞比较器,迟滞区间较小(<50mV),做step=0.1mV的DC sweep,在跳变点附近不停出现non-convergence point,然后仿真失败。
看了网上的提供的资料,尝试过各种方法。除了改变absi的值以外其他方法都效果甚微。但是个人理解absi增加以后会导致仿真精度的下降,而且在跳变点附近也会随机出现震荡波形。
所以小弟想请教各位大神,有没有不改变absi的值实现电路convergence的办法?
或者在仿真迟滞比较器、施密特触发器等双稳态电路的时候,有没有比较合适的经验option设定?
小弟先在此拜谢了!

是不是仿真方式不对?应该没有问题的



  你指的仿真方式是什么呢?我就做DC sweep而已,应该不会有什么问题吧?

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:做模拟电路需要以下方面知识
下一篇:Bandgap输出振荡了。

射频和天线工程师培训课程详情>>

  网站地图