首页 > 微波/射频 > RFIC设计学习交流 > 如何用hspice模擬pll的PHASE margin

如何用hspice模擬pll的PHASE margin

录入:edatop.com    阅读:
請問大家
如何使用模擬軟體  去跑pll的相位  和穩定度?
謝謝大家

因PLL是以非线性系统,没办法直接用hspice跑pll的相位  和穩定度。一般是先建立PLL的线性化模型,设计好应用要求的相位频率响应,然后用实践领域的模型验证其锁相时间等特性。

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:spice model for IC5141
下一篇:移相器相位超过180°翻转

射频和天线工程师培训课程详情>>

  网站地图