首页 > 微波/射频 > RFIC设计学习交流 > 测试中DC电压漂移的问题

测试中DC电压漂移的问题

录入:edatop.com    阅读:
最近项目组一个接收机课题,LNA的偏置由带隙提供,LNA的输入阻抗匹配网络在片外,且其输入管栅极偏置电压可在PCB上测得,仿真中偏置约为380mV,用万用表测试也为380mV左右,但是在测试中若用其它仪器的Ground(比如示波器或频谱分析仪)接触测试PCB上的SMA口接地端,万用表测试偏置值漂移到550mV左右,若再同时用手接触SMA头,则偏置点又回到380mV左右。另外,该偏置电压也受SPI串口接入影响。请问各位,有谁碰到过类似的问题?还请大家帮我分析一下。我猜测跟PCB板的电源和地有关,但只是猜测,不知道真正的原因在哪。

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:请问高速的buffer 如何设计
下一篇:关于拉扎维8-19环路增益的计算

射频和天线工程师培训课程详情>>

  网站地图