首页 > 微波/射频 > RFIC设计学习交流 > 关于spectreVerilog做tran仿真时的步长设置

关于spectreVerilog做tran仿真时的步长设置

录入:edatop.com    阅读:
各位大侠:      最近在仿真一个采样速度20k的11bit SAR ADC ,输入正弦波,采样8192个点做柱状图分析,先是将仿真精度设置为conservative,仿真完成后由于服务器内存分配不足无法输出波形,然后将仿真精度设置为moderate,还是出现了同样的问题,现在将精度设置为liberal,有点担心这样的步长设置是否会影响最终的仿真结果,请各位高手解惑?

你好 我想请问 你这样仿真 8192个点 你完成一次仿真需要多久时间

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:基于D触发器的二分频器设计
下一篇:calibre 2010 license能否修改用于其他电脑

射频和天线工程师培训课程详情>>

  网站地图