首页 > 微波/射频 > RFIC设计学习交流 > Cadence Model设计中关于Monte Carlo分析的模块

Cadence Model设计中关于Monte Carlo分析的模块

录入:edatop.com    阅读:
各位大神,希望不吝赐教,指点一二。
情况是这样的,我现在在用verilogA写一个模型,具体就是无输入,输出端口的电压是一个函数cos(seed*$abstime*100000),目的是想要做蒙特卡洛分析。
verilogA的代码如下 source.va
// VerilogA for Model, source, veriloga
`include "constants.vams"
`include "disciplines.vams"
module source(b);
     inout b;
     electrical b;
     integer seed;
     (*cds_inherited_parameter*)parameter real seedin = 0;
     analog begin
     seed=seedin;
     V(b) <+ cos($abstime*seed*100000000);
     end
endmodule
为了Monte Carlo分析自己建了一个model file如下 source.scs
simulator lang=spectre
parameters seedin=0
statistics {
  mismatch{
    vary seedin dist=gauss std=1
  }
}
在做仿真的时候已经添加了这个model file。但是在仿真的时候总是出现如下错误
Attempt to override value of inherited parameter `seedin' when instantiating a subcircuit.
可有哪位大神见过这个问题,请指教一下,谢谢~

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:Hspicerf 2007仿真問題
下一篇:bandgap中钳位运放的尾电流管用电阻替代,会有什么影响?

射频和天线工程师培训课程详情>>

  网站地图