DLL lock的问题

录入:edatop.com    阅读:
DLL 锁定后两个clk差了200ps正常吗?输入是550MHz的clk
Icp=10uA, pfd输出共同导通pulse 150ps

正常,就是offset大了点

这个是PFD的问题吧


您好,想请教您下:DLL的滤波电容是不是比PLL的滤波电容要大很多?因为我看了一个DLL的文章说如果要降低抖动,电荷泵的充放电要小,而滤波电容要很大(看一篇文章是95pf)?而DLL中的三个抖动,周期到周期的抖动,RMS抖动,pk-pk抖动这三个用spectre如何仿真?怎么看结果?谢谢了。



  看眼图不行?



   从眼图怎么看?三个抖动都能从眼图上观察?这是我得到一个眼图图

。怎么看?新人也不懂。谢谢了

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:PTAT电流源求解释
下一篇:请教hspice中怎么查看各个管子是否处在饱和区?

射频和天线工程师培训课程详情>>

  网站地图