首页 > 微波/射频 > RFIC设计学习交流 > 能否将芯片输入节点设计成无ESD保护的

能否将芯片输入节点设计成无ESD保护的

录入:edatop.com    阅读:
探测器cmos放大芯片,输入节点为高阻,为了降低其输入电容与漏电流,
想不加ESD保护电路。

但好像芯片比较容易坏。请问是否见过其它设计有不加ESD保护电路,还
能稳定使用的。成熟产品有为了性能,不加ESD的吗(当然焊上PCB的
时候会比较注意)。要注意些什么地方? 谢谢!

应该不行,你这样芯片会被静电打坏

“为了降低其输入电容” 有办法的 RF 要求那么高的电路也有ESD

试试自保护是否可行

看你这个说法就是搞搞试验咯,
不求良率可靠性自然不用加,浪费面积。

越是高阻的地方越容易坏,有low leakage ESD的。如果不用ESD可以,干嘛还用ESD呢,加个大电容还要driver,T-Coil什么的,多麻烦啊。

射频电路的输入结点都是有ESD的,你的什么结点对输入电容这么敏感?

越小越好呀

可以的,不加ESD并不是说一定会被破坏,只是说被静电破坏的概率很高~
实验室测试用的芯片很多就没有ESD,或者没有很好的ESD
不要因为这个原因就不去做
做出来能用,你就是很好的一个例子
不能用那就找更好的办法



   敏感到什么程度呢? 像高速的接口都是不能省掉ESD的, 这关乎chip能不能用的问题. 看ESD怎么做了, 要过什么标准. 如果是HBM 2kV这样一般要求的话, 即使用diod也不会有那么大的寄生和leakage啊. 当然还是看系统能接受多少.

申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程

上一篇:理想运放输入阻抗为什么无穷大?怎样理解
下一篇:求助 0.18um工艺下3V3MOS关的画法和1V8画法的区别

射频和天线工程师培训课程详情>>

  网站地图