calibre LVS
录入:edatop.com 阅读:
在calibre做LVS时,怎样忽略网表中的R=0的电阻?
可以将某一类的电阻都设成P与N短路。但不知道R=0如何解决。
发现有类似的语句,但还不知道怎么应用。
这个真不知道
首先,仿真的网表里面是不允许R=0的电阻的,电阻可以很小,但不可以是绝对的零.
第二, Calibre -gui -pex 运行模式下,有一个TICER的界面,在 PEX Option -> Netlist -> Reduction and CC -> Enable MinRes Reduction的选项,其中你可以把小于一个数值的电阻合并,或者把小于一个数值的电阻作为短路处理。
见过很多线路人员在线路中加R=0的电阻。以前DRACULA做LVS可以在网表中加resi 10就可以忽略了。
calibre按理也有类似的处理方法的。
我遇到的R=0这个电阻是不会在layout中显示出来的,问下你的前端这个电阻有没有意义,没有意义就删掉就可以l
这个电阻是不是dummy电阻?做匹配用的,对电路仿真没有影响吧。
R=0的电阻和analogLib里面的patch一样的功能,就是换net的名字。
合并可以用,但是我在做short的时候好像没有起作用,比如我SHORT填0.1ohm,提出来的网表还有0.1ohm下的电阻。不知道有没有人做过?
申明:网友回复良莠不齐,仅供参考。如需专业解答,请学习本站推出的微波射频专业培训课程。
上一篇:求分析一个窗口比较器
下一篇:求助分析一阶二阶sigma-delta最后的频谱图

